디지털 하드웨어 설계의 국제 표준언어인 Verilog HDL의 기초이론과 응용에 대하여 학습한다. 습득한 이론을 바탕으로 기능 블록을 설계하고, 최종적으로 디지털 전자시계의 전체 기능을 Verilog HDL을 이용하여 설계한 후에 Training Kit에 Download 하여 기능을 확인한다.
사전지식
논리회로
※ 이 영상은 저작권법에 의해 보호됩니다. 본 강의 영상의 무단 복제 및 배포를 금지합니다
강의시간
강사(이름/직급/소속)
내용
보기
조회수
3시간
강봉순 교수 동아대학교
Verilog HDL 이란?
○ 하드웨어 국제 표준 및 기초 이론 학습
○ Verilog HDL의 사용 예제 학습
26
2시간10분
강봉순 교수 동아대학교
Verilog HDL 기초 이론 실습
○ S/W 사용법 학습
○ 기능 예제 설계 실습 및 Simulation
10
2시간30분
강봉순 교수 동아대학교
Verilog HDL 응용
○ 전자시계의 설계목표 및 내부 구성도
○ FPGA의 종류 및 기능 이해
6
2시간50분
강봉순 교수 동아대학교
Verilog HDL 응용 실습
○ 응용 예제 실습 및 Simulation
○ 세부 기능 블록의 이해 및 설계 실습
0
1시간30분
강봉순 교수 동아대학교
Verilog HDL의 총정리
○ 기초 이론 및 응용 예제 복습
○ 전자시계의 기능 블록 설계 실습
1
3시간
강봉순 교수 동아대학교
디지털 전자시계 설계 및 FPGA Download
○ 세부 기능 블록의 설계 및 실습
○ 전체 기능 블록의 설계 및 실습