
| 강의제목 | 32bit 컴퓨터 Verilog로 구현 | |||||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 구분 | 광운대 / 설계강좌 / 초급/중급 / 이론+실습 | |||||||||||||||||
| 강의시간 | 2.2시간 | 열람기간 | 14일 | |||||||||||||||
| 이용료(일반) | 무료 | 이용료(학생) | 무료 | |||||||||||||||
|
강 좌 명 32bit 컴퓨터를 verilog로 구현 강의일시 2018년 2월 20(화) ~ 2월 21(수), 2일 강의목표 Verilog로 구현된 computer에서 나의 C코드를 실행할 수 있다. 기존 Verilog코드로 Qsys tool을 이용하여 조립하여 내 computer를 만들수있다. 내 verilog IP를 내 computer에 연결할 수 있다. 강의개요 Verilog로 구현된 computer에서 Altera monitor program을 이용하여 C 코드 실행 Qsys tool을 이용하여 내 computer 조립 조립된 computer에서 내 C 코드 실행 내 verilog IP를 Qsys tool을 이용하여 내 computer에 연결 내 verilog IP를 Altera monitor program을 이용하여 test 강의강소 광운대학교 문화관(연구관) B210호 선수수강조건 (Prerequisite) C 프로그래밍, Verilog HDL §§§ ※ 이 영상은 저작권법에 의해 보호됩니다. 본 강의 영상의 무단 복제 및 배포를 금지합니다
담당자 연락처
|
||||||||||||||||||
| 강의자료 |
심규현_verilog_computer.pdf |
|||||||||||||||||
보기의 아이콘을 클릭하면 바로 시청 가능합니다.



