캠퍼스 |
강의제목 |
강사정보 |
강의시간 |
등록일 |
비고 |
부산대 |
Full Custom IC 설계 |
최진호/교수/부산외국어대학교 |
6.5시간 |
2018.02.20 |
|
부산대 |
IC 설계를 위한 반도체 공정 |
김응수/교수/부산외국어대학교 |
7시간 |
2018.02.20 |
|
부산대 |
IC 설계를 위한 반도체 소자 |
이문석/교수/부산대학교 |
7.5시간 |
2018.02.20 |
|
본센터 |
XMODEL을 활용한 A/D 변환기 및 PLL 회로.. |
김재하 교수(서울대) |
7시간 7분 |
2018.01.23 |
 |
본센터 |
CMOS 아날로그 회로설계 기초 |
이강윤 교수(성균관대) |
6.2시간 |
2018.01.08 |
 |
한양대 |
Verilog HDL 언어 초급 및 설계 가이드라인 |
송재훈 대표이사 INNOTIO(주) |
6.5시간 |
2017.11.30 |
|
한양대 |
Verilog 설계언어 중급 |
김두영 수석연구원 INNOTIO(주) |
7.8시간 |
2017.11.30 |
|
본센터 |
FPGA-based Hardware-Acceleration for M.. |
기안도 박사(퓨쳐디자인시스템) |
7.28시간 |
2017.09.11 |
|
본센터 |
(2017)AMBA AXI 기반 IP 설계와 검증 |
기안도 박사 퓨쳐디자인시스템 |
9.27시간 |
2017.06.27 |
|
본센터 |
[IDEC 연구원 교육]리눅스 기초 및 설계.. |
문관식 연구원(IDEC) |
3.48시간 |
2017.05.11 |
 |
본센터 |
AMIQ사 DVT(Design Verification Tool) F.. |
김천성 대리(Incusolution) |
1.15시간 |
2017.04.25 |
|
본센터 |
Vivado를 활용한 Xilinx FPGA 설계 실습 |
김민석 팀장(리버트론) |
8.5시간 |
2017.04.24 |
|
본센터 |
(2017)클럭 생성 회로 설계 |
심재윤 교수(포항공대) |
4.8 |
2017.03.16 |
|
전남대 |
멀티미디어 시스템 기초 및 설계 |
홍성훈/교수/전남대 |
10시간 |
2017.03.02 |
|
본센터 |
FPGA를 이용한 디지털 신호처리용 SoC 설계 |
박성정 교수(건국대) |
6.4시간 |
2017.02.28 |
|
본센터 |
오픈소스 HW 플랫폼 라즈베리파이 |
이용진 강사(엣지아이랩) |
3.7시간 |
2017.02.17 |
|
본센터 |
(2017)기가비트 이더넷제어기 설계와 응.. |
기안도 소장 (주)다이나릿시스템 |
11.25시간 |
2017.02.15 |
|
경북대 |
자율주행차량을 위한 V2X통신 및 주행환.. |
한동석 교수 경북대학교 |
4시간 28분 |
2017.02.08 |
|
본센터 |
(2017)[IDEC 연구원 교육] IDEC MPW 설계.. |
선혜승/연구원/IDEC |
20.3 |
2017.01.23 |
 |
본센터 |
(2017)[IDEC 연구원 교육] Full-Custom .. |
조인신/연구원/IDEC |
6.4시간 |
2017.01.23 |
 |