IP명 | 저전력 CT DSM | ||
---|---|---|---|
Category | Mixed | Application | 생체신호처리 |
실설계면적 | 2.35㎛ X 2.35㎛ | 공급 전압 | 1.2V |
IP유형 | Hard IP | 동작속도 | 1.6GHz |
검증단계 | Silicon | 참여공정 | DB110-1402 |
IP개요 | 라디오 수신기에 사용되는 Delta-Sigma ADC 회로이다. 입력 신호는 4MHz 정도의 대역폭을 가지며 이를 12bit의 해상도로 디지털 신호로 변환한다. 그림 1에 보 인 바와 같이 Delta-Sigma Modulator, Clock 발생을 위한 PLL, Voltage Reference 회로, Decimation Filter 등으로 구성되어 있다. Delta-Sgima Modulator는 저전력 동작을 위하여 continuous-time loop filter를 사용하고 따 라서 별도의 anti-aliasing 필터가 필요하지 않다. 글림 2에 보인 바와 같이 Delta-sigma modulator의 차수는 3차이며 신호의 왜곡을 줄이는 한편 전력 소모 를 적게 하기 위해 feed-forward 구조를 사용한다. Feedback DAC는 빠른 속도를 위해 current-steering 방식을 사용하고 NRZ 형태의 pulse를 사용한다. Quantizer는 일곱 개의 level을 사용함으로써 delta-sigma modulator의 stability를 향상시키고 최종 SNR 값을 높인다. Feedback DAC의 mismatch로 인 한 non-linearity를 줄이기 위해 DEM(Dynamic Element Matching) 회로를 포함한 다. |
||
- 레이아웃 사진 - |