IP개요 |
본 프로그램을 통해서 설계하고자 하는 칩은 오디오용 저전력 16bit continuous-time delta sigma modulator (CTDSM)이다. 제안하는 modulator는 첫번째 integrator로 상당한 전력을 소비하는 active integrator 대신에 에너지 효율적인 passive integrator를 사용한다. Passive integrator는 noise-shaping을 위한 gain을 제공할 수 없으므로, negative-R을 passive integrator에 도입한다. Negative-R이 assisted된 passive integrator는 큰 전력 소비 없이 noise shaping을 증진시키고, cascade된 loop filter에서 발생하는 잡음을 줄일 수 있다. 또한, negative-R에서 발생하는 1/f 잡음을 완화하기 위해 최초로 passive-integrator에 chopping 기법을 채용한다. 제안하는 CTDSM은 높은 선형성과 jitter immunity를 달성하기 위해 8-tap finite-impulse response digital-to-analog converter (FIR-DAC)을 사용한다. 이 프로토타입 CTDSM은 24kHz의 대역에서 SNDR 97.7dB, 112dB SFDR, 181.2dB FoMSNDR을 달성하면서 1.2V 전압원에서 107μW를 소모한다. |