IP명 | Fully Integrated 3-Level Step-Down Converter With 90% High Efficiency Using Digital Pulse Width Modulation | ||
---|---|---|---|
Category | Mixed | Application | memory ip |
실설계면적 | 4㎛ X 4㎛ | 공급 전압 | 1V |
IP유형 | Hard IP | 동작속도 | 1GHz |
검증단계 | Silicon | 참여공정 | SS28-2302 |
IP개요 | Fully Integrated 3-level step down converter 회로를 제안하고자 한다. Off-chip inductor 대비 작은 Effective inductance를 가지는 On-chip inductor 특성 상 Inductor current ripple이 증가하므로, 이를 해결하기 위해 3-level step down 방식을 사용한다. 또한 빠른 스위칭 주파수에서 Converter 제어를 위해 Digital pulse width modulation(DPWM) 구조를 채택, 기존 Analog Pulse width modulation(APWM) 방식의 단점인 공정, 전압, 온도변화(PVT variation)에 대한 Duty 변화를 최소화하여 High switching frequency 환경에서 저전력 및 고속응답 특성을 가지게 한다. 28nm RFCMOS 공정을 활용하여, Deca nano scale의 integrated capacitor,inductor를 사용하는 100MHz 스위칭 주파수, 80% 효율을 가지는 Fully Integrated 3-level step down converter에 대해 제안하고자 한다. |
||
- 레이아웃 사진 - |