IP명 | 다양한 연산기를 활용한 PQC(Post-Quantum Cryptography) 시스템 하드웨어 구현 | ||
---|---|---|---|
Category | Mixed | Application | 보안 |
실설계면적 | 4㎛ X 4㎛ | 공급 전압 | 1.8V |
IP유형 | Hard IP | 동작속도 | 50MHz |
검증단계 | FPGA | 참여공정 | SS28-2202 |
IP개요 | 현재까지도 자주 사용되고 있는 공개키암호 알고리즘은 양자 컴퓨터가 개발되면 파괴될 것으로 예측된다. 실제 양자 컴퓨터가 개발된 현시점에서 양자 내성 암호(Post-quantum cryptography;PQC)의 중요도 또한 점차 높아지고 있다. 미국NIST에서는 2016년부터 양자 내성 암호의 표준화 공모를 진행하고 있으며, 현재까지 세번의 Round를 거쳐 Classic McEliece, CRYSTALS-KYBER, NTRU, SABER, CRYSTALS-DILITHIUM, FALCON, Rainbow, 총 7개의 양자 내성 암호가 통과하게 되었다. NIST PQC 공모 요구 사항에 따라, 양자 내성 기준을 충족하는 PQC 소프트웨어 코드는 구현 및 공개되어 있지만 NIST의 양자 내성 기준을 충족하는 parameter set을 사용한 하드웨어 구현은 이루어지지 않은 상태이다. 본 연구실은 앞서 설명한 7개의 양자 내성 암호를 하드웨어 시스템을 구현하고자 한다. 본 설계는 1.8V 공급 전압과 50Mhz의 최대 동작 주파수, Mixed 형태의 회로를 사용할 예정이다. |
||
- 레이아웃 사진 - |