Logo

회원가입로그인 ENGLISH naver youtube  
search 

캠퍼스 금오공대-아카데미 구분 설계강좌 / Digital / 초급 / 이론+실습 마감
강의제목 Design Compiler 이용한 Synthesis & STA
강의일자 2025-02-06 ~ 2025-02-07 신청 및 취소기간 재직자 : 2025-01-10 00:00 ~ 2025-01-16 23:59
전  체  : 2025-01-17 00:00 ~ 2025-02-03 23:59
강의형태 대면 신청현황 17/20명
수강료(일반) 무료 수강료(학생) 무료
수강대상 반도체 관련 분야 산업체 인력 및 학부생, 대학원생
사전지식
선수과목
디지털 논리회로
Linux 기본 사용법 및 VI Editor 사용법
강의목표

SoC 구현을 위하여 Logic Synthesis와 STA(Static Timing Analysis) 이용한 Timing Verification에 대하여 이해하고 실무 적용을 목표로 한다.

강의개요

본 강좌는 디지털 시스템을 SoC(System on Chip) 구현 위하여 필수적으로 이해해야 하는Timing 정의와 STA 개념을 이해하고 Synopsys Design Compiler를 이용한 Logic Synthesis Flow 소개하고 최적의 Synthesis 위하여 SDC(Synopsys Design Constraint) 이용한 Timing 구현 방법 및 Synthesis 적용, Timing Verification방법을 실습을 통하여 익히고 실무 적용을 위한 교육 과정이다.

참고사항

♦ 출석 100%, 퀴즈 3/5문제 통과시 수료증이 발급됩니다.
♦ 수강신청 기간 내에 홈페이지에서 수강 취소해야 정상 취소처리 됩니다.
♦ 1개 교육에 대해 전일 결석시, 추후 3개월간 수강신청이 자동차단됩니다. (취소는 홈페이지에서 직접 가능)

강좌상세
일자 2025-02-06 시간 10:00 ~ 12:00 강사 조현우 이사 (주)웨이브글로벌
내용 ○ SoC 정의 및 SoC Design Flow 소개
○ Timing 정의 및 STA 이해(1)
일자 2025-02-06 시간 13:00 ~ 17:00 강사 조현우 이사 (주)웨이브글로벌
내용 ○ Timing 정의 및 STA 이해(2)
○ Synopsys Design Compiler(DC) Overview 및 Synthesis Flow
○ 실습1 : Basic Synthesis Flow
일자 2025-02-07 시간 10:00 ~ 12:00 강사 조현우 이사 (주)웨이브글로벌
내용 ○ 최적의 Synthesis 위한 SDC 문법 및 작성 방법(1)
일자 2025-02-07 시간 13:00 ~ 17:00 강사 조현우 이사 (주)웨이브글로벌
내용 ○ 최적의 Synthesis 위한 SDC 문법 및 작성 방법(2)
○ Report 종류 및 분석 방법
○ 실습2 : SDC 작성 및 Synthesis
○ 실습3 : Timing Report 분석
강의장소

경북 구미시 대학로 61, 국립금오공과대학교 디지털관 435호

담당자 연락처

     마감

로그인 후 신청 가능합니다.