강의목표
- 7-Series FPGA 아키텍쳐 이해를 통한 디자인 구성
- Vivado SW 환경 이해를 통한 프로젝트 진행
- Vivado 환경에서의 FPGA 다운로드 이해 및 디버깅 이해
강의개요
Xilinx Vivado SW 이해를 기반으로 프로젝트 진행 및 7-Series FPGA의 Architecture 이해를 통해 실습을 하며, HDL 설계 실습을 통한 로직 설계 기반으로 디자인을 FPGA에 다운로드 하여 로직 검증 및 디버깅을 한다.
참고사항
♦ 출석 100%, 퀴즈 3/5문제 통과시 수료증이 발급됩니다.
♦ 수강신청 기간 내에 홈페이지에서 수강 취소해야 정상 취소처리 됩니다.
♦ 1개 교육에 대해 전일 결석시, 추후 3개월간 수강신청이 자동차단됩니다. (취소는 홈페이지에서 직접 가능)
★강의일정 : 3월 19일, 20일, 22일 (21일은 강의 없음.)
★실습을 위한 개인노트북 지참 필수
- 노트북 PC 지원가능 : 담당자 이메일로 사전 신청바랍니다. (신청기간 : ~3.7)
★실습을 위한 SW 설치방법 > IDEC 홈페이지 자료실
- 게시판명 : [캠퍼스]AMD Xilinx FPGA HW 구성 이해 및 설계_SW설치방법 안내
- 100GB가 넘는 파일로 미리 꼭 설치하여 강의 수강 부탁드립니다.
[공지사항] 실습키트 재료 부족 이슈로 정원을 대폭 감축하였습니다. 너른 양해 말씀드립니다.
강좌상세
일자 |
2024-03-19 |
시간 |
10:00 ~ 12:00 |
강사 |
김민석 수석연구원 (주)리버트론 |
내용 |
○ Vivado License 이해
○ Vivado 환경 이해
|
일자 |
2024-03-19 |
시간 |
13:00 ~ 17:00 |
강사 |
김민석 수석연구원 (주)리버트론 |
내용 |
○ Vivado Tool Flow 이해
○ Vivado Xilinx FPGA CLB 소개 및 이해
|
일자 |
2024-03-20 |
시간 |
10:00 ~ 12:00 |
강사 |
김민석 수석연구원 (주)리버트론 |
내용 |
○ Xilinx Clock, Memory 이해
○ AMD FPGA IO 이해 및 구성 실습
|
일자 |
2024-03-20 |
시간 |
13:00 ~ 17:00 |
강사 |
김민석 수석연구원 (주)리버트론 |
내용 |
○ AMD FPGA Download 이해
○ HDL 문법 이해
|
일자 |
2024-03-22 |
시간 |
10:00 ~ 12:00 |
강사 |
김민석 수석연구원 (주)리버트론 |
내용 |
○ 7-Segment 기반의 로직 구성 이해
○ 7-Segment 기반의 로직 구성 실습
|
일자 |
2024-03-22 |
시간 |
13:00 ~ 17:00 |
강사 |
김민석 수석연구원 (주)리버트론 |
내용 |
○ 7-Segment 기반의 로직 구성 실습
○ 디버깅의 이해 및 구성 디자인 디버깅 실습
|
강의장소
연세대학교 신촌캠퍼스 제 1공학관 (세부 강의실 추후 이메일 공지) https://place.map.kakao.com/17555984
담당자 연락처
- 연세대-아카데미 if($edu_db['campus']!="본센터")echo "캠퍼스"; ?> 담당자 : 이엘리
- 연락처 : 010-3013-6814
- 이메일 : yonsei509@gmail.com
|